久久中文视频-久久中文网-久久中文亚洲国产-久久中文字幕久久久久-亚洲狠狠成人综合网-亚洲狠狠婷婷综合久久久久


曙海教育集團論壇DSP專區DSP系統和硬件開發討論區 → 一種基于Nios II的可重構DSP系統設計


  共有9241人關注過本帖樹形打印

主題:一種基于Nios II的可重構DSP系統設計

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
一種基于Nios II的可重構DSP系統設計  發帖心情 Post By:2010-11-13 12:26:42

引言 為了解決傳統DSP所面臨的速度低、硬件結構不可重構、開發升級周期長和不可移植等問題,本文應用Altera公司推出的NiosIl嵌入式軟核處理器,提出了一種具有常規DSP的NiosII系統功能SOPC解決方案。由于可編程的NiosII核含有許多可配置的接口模塊,用戶可根據設計要求,利用QuartusII和SOPC Builder對NiosII及其外圍系統進行構建。用戶還可通過Matlab和DSP Builder,或直接用VHDL等硬件描述語言,為NiosII嵌入式處理器設計各類硬件模塊,并以指令的形式加入到NiosII的指令系統中,使其成為NiosII系統的一個接口設備,與整個片內嵌入式系統融為一體,而不是直接下載到FPGA中生成龐大的硬件系統。正是NiosII所具有的這些重要特點,使得可重構單片DSP系統的設計成為可能。 Nios II嵌入式系統設計流程 NiosII嵌入式處理器專為單芯片可編程系統設計而優化,是一種面向用戶、可以靈活定制的通用RISC(精簡指令集)嵌入式CPU。它采用Avalon總線結構通信接口,帶有增強的內存、調試和軟件功能,可采用匯編或C、C++等進行程序優化開發。NiosII具有32位指令集、32位數據通道和可配置的指令及數據緩沖。與普通嵌入式CPU系統的特性不同,其外設可以靈活選擇或增刪,可以自定制用戶邏輯為外設,可以允許用戶定制自己的指令集。由硬件模塊構成的自定制指令可通過硬件算法操作來完成復雜的軟件處理任務,也能訪問存儲器或NiosII系統外的接口邏輯。設計者可以使用NiosII及外部的Flash、SRAM等,在FPGA上構成一個嵌入式處理器系統。 完整的基于NiosII的SOPC系統是一個軟硬件復合的系統,因此在設計時可分為硬件和軟件兩部分。NiosII的硬件設計是為了定制合適的CPU和外設,在SOPC Buider和QuartusII中完成。在這里可以靈活定制NiosII CPU的許多特性甚至指令,可使用Altera公司提供的大量IP核來加快開發NiosII外設的速度,提高外設性能,也可以使用第三方的IP核或VHDL來自行定制外設。完成NiosII的硬件開發后,SOPC Buider可自動生成與自定義的NiosII CPU和外設系統、存儲器、外設地址映射等相應的軟件開發包SDK,在生成的SDK基礎上,進入軟件開發流程。用戶可使用匯編或C,甚至C++來進行嵌入式程序設計,使用GNU工具或其它第三方工具進行程序的編譯連接以及調試。 單片DSP系統構架 本系統為單片DSP可重構系統,能完成數字信號處理方面各功能的操作。其中NiosII軟件處理器主要完成人機交互和控制作用;FPGA的邏輯模塊從NiosII處理器接收控制信號和數據后,完成相應的硬件功能。系統框圖如圖1所示,除了軟核處理器NiosII外,存儲器、I/O接口以及FIR數字濾波器、IIR數字濾波器、DDS等應用模塊等均可作為外設嵌入在FPGA中。這樣,整個DSP的數字信號處理部分全部集成在FPGA器件中,各模塊受NiosII處理器的控制。NiosIl處理器系統中有Avalon總線,它規定了控制器與從屬模塊間的端口連接以及模塊間通信的時序。數字頻率合成器(DDS)通過Avalon總線與NiosII處理器相連,能很方便地完成控制及數據傳送。 在本系統中,FPGA采用Cyclone EPICl2,它有12060個邏輯單元(LE)和2個鎖相環(PLL),提供6個輸出和層次時鐘結構以及復雜設計的時鐘管理電路。整個系統在NiosII處理器的控制下,可實現FIR、IIR數字濾波、快速傅立葉變換(FFT)算法、編/解碼等功能,系統還能進行DDS功能模塊設計,并構成具有數控頻率調制、正交載波調制解調、數控相位調制等功能的信號發生器。系統中各功能模塊的選擇以及輸出信號調制方式和頻率的選擇均可通過外接的按鍵自由選擇。 系統硬件設計 系統的硬件系統包括FPGA、存儲器和外圍元器件3個部分。FPGA部分需要在SOPC Buider中設計,包含NiosII CPU核、內部時鐘、Avalon總線控制器、連接NiosII核的下載和調試程序的JTAG_UART通信模塊、DDS接口模塊及DDS模塊、FIR、IIR數字濾波器接口模塊及功能模塊、編/解碼模塊及接口模塊、Flash存儲器模塊等。各外設模塊核通過在片上的Avalon總線與NiosII相連。為使具有DSP處理器功能的NiosII系統正常工作,在FPGA外圍接有一些控制鍵,以調度各模塊的應用。 建立Nios II嵌入式處理器系統 首先利用QuartusII建立項目工程,選用的目標器件為CycloneEPIC12,用SOPC Buider創建NiosII組件模型,生成硬件描述文件,鎖定引腳后進行綜合與適配,生成NiosII硬件系統下載文件。然后建立NiosII嵌入式系統,從SOPCBuider組件欄中加入需要的各種組件:如NiosIICPU Core、定時器Timer、JTAG_UART、Avalon三態總線橋、鍵輸入I/O口、Flash等。另外,為了實現NiosII處理器對EPCSFlash存儲器的讀寫訪問,還要加入一個EPCS Serial Flash Controller組件,通過此控制器將用于FPGA配置的SOF文件和CPU運行的軟件一并存于EPCS器件中,以便大大簡化硬件系統組成結構。為了保證所有組件的地址安排合法,要對各組件地址進行自動分配,最后進行全程編譯,即進行分析、綜合、適配和輸出文件裝配,以完成NiosII硬件系統的設計。 在NiosII硬件系統設計完成后,將配置文件下載到指定的FPGA中。通過SOPC Buider軟件窗口,可進入NiosII DSK軟件開發環境進行軟件設計。 DSP處理器功能系統的建立 使用DSP Buider在FPGA上進行DSP模塊的設計,可實現高速DSP處理。但是,在實際應用中,由于DSP處理的算法往往比較復雜,如果單純使用DSP Buider來實現純硬件的DSP模塊,會耗費過多的硬件資源,有時也無法完成復雜的運算。在DSP算法巾反復出現的一些運算,如復數乘法、整數乘法、浮點乘法等,在通用的CPU中都沒有專門的相關指令。利用Nios II的自定制指令特性,在系統設計中,可利用MATLAB、DSPBuider或VHDL設計并生成復數乘法器、整數乘法器、浮點乘法器等硬件模塊,在QuartusII環境中對上述文件作一些修正后,在SOPC Buider窗口中將它們定制為相應的指令,并可設定或修改執行該指令的時鐘周期。在進行DSP算法運算時,可通過匯編或C,甚至C++來運用這些自定義指令進行嵌人式程序設計。 用MATLAB、DSP Buider設計的復數乘法器模型如圖2所示,它完成了16位的復數乘法,虛部和實部的位寬都是16位,可以用一個32位的值來表示該復數。在設計中,NiosII為32位數據,正好可以放置2個復數。

支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部
帥哥喲,離線,有人找我嗎?
veekoo
  2樓 個性首頁 | 博客 | QQ | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發短信
等級:新手上路 帖子:10 積分:110 威望:0 精華:0 注冊:2010-12-2 14:43:24
自己當老板!!!!!!  發帖心情 Post By:2010-12-2 14:55:22

具體是什么?

支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

返回版面帖子列表

一種基于Nios II的可重構DSP系統設計








簽名
主站蜘蛛池模板: 亚洲高清在线观看播放 | 91精品国产美女福到在线不卡 | 欧美成人精品一级高清片 | 国产精品久久久久久久久久久不卡 | 三级网站视频 | 亚洲一片 | 久久久久久亚洲精品影院 | 美女久草| 国产精亚洲视频 | 日本精品夜色视频一区二区 | japanese日本tube色系| 欧美黄网站免费观看 | 中文字幕二区 | 欧美成人一级片 | 国产精品极品 | 高h原耽肉汁动漫视频 | 80岁色老头69av | 亚洲在线偷拍自拍 | 亚洲国产成人精品久久 | 国产亚洲欧美日韩在线观看不卡 | 综合激情网站 | 九九久久久 | free性丰满白嫩白嫩的hd | 国产精品嘿咻嘿咻在线播放 | 在线看片a| 久久精品国产免费中文 | 久久99国产乱子伦精品免费 | 精品国产成人高清在线 | 超91精品手机国产在线 | 精品一区二区三区高清免费不卡 | 国产成人综合在线 | 国产专区在线 | 国产人成亚洲第一网站在线播放 | 一本色道久久爱88av | 日本一级特大毛片 | 免费一级欧美大片久久网 | 黄色毛片免费在线观看 | 国产手机国产手机在线 | 狠狠色丁香婷婷综合久久来 | 92精品国产自产在线 | 久草网视频 |