Cadence Design Systems公司日前推出電氣工程師(EE)用SPECCTRAQuest,這是一款低成本軟件,使電氣工程師能夠處理復雜的印刷電路板(PCB)系統中迅速增長增加的高速PCB設計需求。作為約束驅動的PCB設計流程的組成部分,新產品集成了經過驗證的Cadence SPECCTRAQuest信號完整性(SI)技術,其幫助電氣工程師縮短設計循環時間并提高設計質量和性能。
Cadence表示,典型高速板設計中受約束線網的數量已經從占總線網的25%激增到75%以上。設計隊伍中SI工程師的任務是分析這些線網。但是, 隨著需要分析的板上線網數量及新芯片復雜性的快速增加,這種任務也在快速增加。由于允許電氣工程師無需依賴SI工程師分析所有受約束線網即可開發并管理其設計中的約束,因此SPECCTRAQuest EE支持的新的設計方法,提高了設計隊伍的效率,降低對任務繁重的SI工程師的依賴,通過使電氣工程師能夠開發和管理他們設計中的電氣規則而不需依靠SI工程師分析所有需要規則約束的網絡,將能夠很好地控制附加成本。
據介紹,現在設計團隊必須確定受約束的網點并把它們分成兩組:設計循環所必需且需要SI快速驗證的網點,以及不重要的、無需驗證的網點。這種實踐通常意味著要么過渡約束那些不太重要的網點,要么根本不進行控制,因此會提高電路板的成本。當通過這種方式管理關鍵網點時,電路板出故障的風險會增加,從而造成不可避免的昂貴的重復流片。SPECCTRAQuest EE使電氣工程師能夠確定前端不太關鍵的網點的最佳約束,同時SI工程師也能夠把注意力集中到新的芯片組和非常關鍵的網點,從而節省時間和資金。
SPECCTRAQuest EE作為仿真工具包,包含了分級約束管理器(Constraint Manager)及SigXplorer圖形化拓撲,另外還與完整的Cadence約束驅動的高速設計流程緊密集成,其包含用于高速設計及分析的SPECCTRAQuest SI Expert、用于圖形輸入的Concept HDL、用于布線的Allegro、用于自動布線的SPECCTRA、以及用于定義、管理和驗證整個流程中約束的Constraint Manager。采用SigXplorer的電氣工程師和SI工程師可以實時共享約束模板,包括用于主動、動態協作的復雜拓撲開發,分析。SPECCTRAQuest EE還為電氣工程師提供新的SI分析方法指南,使他們能夠快速開始約束開發。