久久中文视频-久久中文网-久久中文亚洲国产-久久中文字幕久久久久-亚洲狠狠成人综合网-亚洲狠狠婷婷综合久久久久


曙海教育集團(tuán)論壇FPGA專區(qū)FPGA初中級 → 基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計


  共有7161人關(guān)注過本帖樹形打印

主題:基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發(fā)短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計  發(fā)帖心情 Post By:2010-11-19 14:02:23

基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計,O 引言1971年,美國學(xué)者J.Tierney等人撰寫的《A Digital Frequency S

O 引言

1971年,美國學(xué)者J.Tierney等人撰寫的《A Digital Frequency Synthesizer》一文首次提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新合成原理。限于當(dāng)時的技術(shù),沒有得到重視,但隨著微電子技術(shù)的迅速發(fā)展,它以有別于其他頻率合成方法的優(yōu)越性能和特點成為現(xiàn)代頻率合成技術(shù)的佼佼者,具體體現(xiàn)在相對帶寬寬,頻率轉(zhuǎn)換時間短,頻率分辨率高,輸出相位連續(xù),可產(chǎn)生多種調(diào)制信號,控制靈活方便。因此,對于正弦信號發(fā)生器的設(shè)計,可以采用DDS,即直接數(shù)字頻率合成方案實現(xiàn)。DDS的輸出頻率是數(shù)字可調(diào)的,完全能實現(xiàn)頻率為1 kHz~10 MHz之間的正弦信號,這是實際應(yīng)用中產(chǎn)生可調(diào)頻率正弦信號波形較為理想的方案。實現(xiàn)DDS常用3種技術(shù)方案:高性能DDS單片電路的解決方案;低頻正弦波DDS單片電路的解決方案;自行設(shè)計的基于FPGA芯片的解決方案。雖然有的專用DDS芯片的功能也比較多,但控制方式卻是固定的,因此不一定滿足用戶需求。而基于FPGA則可以根據(jù)需要方便地實現(xiàn)各種比較復(fù)雜的調(diào)頻、調(diào)相和調(diào)幅功能,具有良好的實用性。專用DDS芯片由于采用特定的集成工藝,內(nèi)部數(shù)字信號抖動很小,可以輸出高質(zhì)量的模擬信號;利用FPGA也能輸出較高質(zhì)量的信號,雖然達(dá)不到專用DDS芯片的水平,但信號精度誤差非常小,能滿足大多數(shù)信號源要求。DDS是本系統(tǒng)的關(guān)鍵技術(shù),在介紹本系統(tǒng)之前,先單獨介紹DDS的原理。

l DDS電路工作原理

1.1 DDS的工作原理

DDS的工作原理是以數(shù)控振蕩器的方式產(chǎn)生頻率、相位可控制的正弦波。如圖1所示,電路一般包括基準(zhǔn)時鐘、頻率累加器、相位累加器、幅度/相位轉(zhuǎn)換電路、D/A轉(zhuǎn)換器和低通濾波器(LPF)。頻率累加器對輸入信號進(jìn)行累加運(yùn)算,產(chǎn)生頻率控制數(shù)據(jù)X(frequency data或相位步進(jìn)量)。相位累加器由N位全加器和N位累加寄存器級聯(lián)而成,對代表頻率的二進(jìn)制碼進(jìn)行累加運(yùn)算,是典型的反饋電路,產(chǎn)生累加結(jié)果Y。幅度/相位轉(zhuǎn)換電路實質(zhì)上是一個波形寄存器,以供查表使用。讀出的波形數(shù)據(jù)送入D/A轉(zhuǎn)換器和低通濾波器轉(zhuǎn)換成符合要求的模擬信號。

1.2 具體工作過程

信號產(chǎn)生過程:如圖1所示,N位加法器將頻率控制數(shù)據(jù)X與累加寄存器輸出的累加相位數(shù)據(jù)在時鐘脈沖Fclk控制下相加,把相加后的結(jié)果Y送至累加寄存器的輸入端。累加寄存器一方面將在上一時鐘周期作用后所產(chǎn)生的新的相位數(shù)據(jù)反饋到加法器的輸入端,以使加法器在下一時鐘的作用下繼續(xù)與頻率控制數(shù)據(jù)X相加;另一方面將這個值作為取樣地址值送入幅度/相位轉(zhuǎn)換電路(即圖1中的波形存儲器),幅度/相位轉(zhuǎn)換電路根據(jù)這個地址輸出相應(yīng)的波形數(shù)據(jù)。最后經(jīng)D/A轉(zhuǎn)換器和低通濾波器將波形數(shù)據(jù)處理成所需要的模擬波形。相位累加器在基準(zhǔn)時鐘的作用下,進(jìn)行線性相位累加,當(dāng)相位累加器加滿量時就會產(chǎn)生一次溢出,這樣就完成了一個周期,這個周期也就是DDS信號的一頻率周期。 DDS輸出信號的頻率由下式給定:

圖片點擊可在新窗口打開查看

假定基準(zhǔn)時鐘為70 MHz,累加器為16位,則:

圖片點擊可在新窗口打開查看

再假定X=4 096,則Fout=(4 096/65 536)×70=4.375 MHz。

圖片點擊可在新窗口打開查看

可見,通過設(shè)定相位累加器位數(shù)、頻率控制字X和基準(zhǔn)時鐘的值,就可以產(chǎn)生任一頻率的輸出。DDS的頻率分辨率定義為:

圖片點擊可在新窗口打開查看

由于基準(zhǔn)時鐘一般固定,因此相位累加器的位數(shù)就決定了頻率分辨率。如上面的例子,相位累加器為16位,那么頻率分辨率就可以認(rèn)為是16位。位數(shù)越多,分頻率越高。

2 正弦信號發(fā)生器系統(tǒng)結(jié)構(gòu)設(shè)計及實現(xiàn)

2.1 系統(tǒng)結(jié)構(gòu)圖

正弦信號發(fā)生器系統(tǒng)結(jié)構(gòu)圖如圖2所示。

圖片點擊可在新窗口打開查看



支持(0中立(0反對(0單帖管理 | 引用 | 回復(fù) 回到頂部

返回版面帖子列表

基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計








簽名
主站蜘蛛池模板: 国产精品麻豆一区二区三区v视界 | 欧美一区二区三区不卡免费观看 | 国产成人久久一区二区三区 | 成人在线亚洲 | 九九热视频在线播放 | 国产日韩视频在线观看 | 日本高清视频在线观看 | 青青操在线视频 | 精品成人免费视频 | 中文字幕亚洲不卡在线亚瑟 | 亚洲高清国产一区二区三区 | 欧美日韩国产在线观看一区二区三区 | 精品国产高清久久久久久小说 | 亚洲一区区 | 在线亚洲精品视频 | 日本美女一区二区三区 | 久久国产精品久久精品国产 | japanese色系tube护士 | 欧美xx在线观看 | 亚洲黄色在线视频 | 国产1区在线观看 | 成人国产精品免费视频不卡 | 国产1区2区三区不卡 | 视频一区免费 | 欧美另类丝袜 | 亚洲三级视频在线观看 | 亚洲国产激情 | 真人毛片视频 | 亚洲在线观看免费视频 | 国产精品久久久久久久久久日本 | 欧美黑人xxxxxxxxxx | 国产精品日韩专区 | 欧美嫩交| 国产男女视频在线观看 | 在线免费观看色 | 亚洲成人在线视频播放 | 真实国产乱子伦高清 | 日本高清乱偷www | 欧美精品成人一区二区视频一 | 国产女乱淫真高清免费视频 | 国产三级在线观看a |