
![]() |
|||
![]() |
|||
通過培訓(xùn)使學(xué)員專項技能水平達(dá)到相當(dāng)于中級技術(shù)等級;掌握集成電路基本工藝設(shè)計知識、版圖設(shè)計基礎(chǔ)知識,了解半導(dǎo)體基礎(chǔ)理論,能熟練使用EDA軟件軟件進(jìn)行基本版圖設(shè)計。 | |||
![]() |
|||
1.理工科背景,有志于數(shù)字集成電路設(shè)計工作的學(xué)生和轉(zhuǎn)行人員; ★ 可以通過培訓(xùn)快速進(jìn)去進(jìn)入IC行業(yè)的專業(yè):
|
|||
![]() |
|||
面試筆試題詳細(xì)講解 簡歷打磨 模擬面試 公司內(nèi)部推薦(部分公司直接安排面試) 未來職業(yè)規(guī)劃 |
|||
![]() |
|||
在線直播授課+服務(wù)器登錄實訓(xùn),也可以線下現(xiàn)場培訓(xùn)。 督導(dǎo)老師每天跟蹤學(xué)習(xí)情況,充分調(diào)動你的學(xué)習(xí)激情。 每天有資深的IC老司機(jī)帶著你學(xué)習(xí)做項目, 你唯一需要保障的只是時間和堅持。 |
|||
![]() |
|||
曙海教育的數(shù)字集成電路設(shè)計課程培養(yǎng)了大批受企業(yè)歡迎的工程師。大批企業(yè)和曙海 本課程,秉承16年積累的教學(xué)品質(zhì),以IC項目實現(xiàn)為導(dǎo)向,老師將會與您分享數(shù)字芯片設(shè)計的全流程以及Synopsy和Cadence公司EDA工具的綜合使用經(jīng)驗、技巧。 本課程,以實戰(zhàn)貫穿始終,讓您絕對受益匪淺! |
|||
![]() |
|||
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識: |
|||
![]() |
|||
堅持小班授課,為保證培訓(xùn)效果,增加互動環(huán)節(jié),每期人數(shù)限3到5人。 | |||
![]() |
|||
近開課時間:2020年11月30日 | |||
![]() |
|||
☆注重質(zhì)量 ☆邊講邊練 ☆合格學(xué)員免費推薦工作 專注高端培訓(xùn)16年,曙海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。 |
|||
![]() |
|||
☆注重質(zhì)量 ☆邊講邊練 專注高端培訓(xùn)16年,曙海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力 得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。 |
|||
![]() |
|||
【趙老師】 大規(guī)模集成電路設(shè)計專家,10多年超大規(guī)模電路SOC芯片設(shè)計和版圖設(shè)計經(jīng)驗,參與過DSP、GPU、DTV、WIFI、手機(jī)芯片、物聯(lián)網(wǎng)芯片等芯片的研發(fā)。精通CMOS工藝流程、版圖設(shè)計和布局布線,精通SOC芯片 設(shè)計和版圖設(shè)計的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設(shè)計、驗證、DFT、PD、流片經(jīng)驗。 熟練掌握版圖設(shè)計規(guī)則并進(jìn)行驗證及修改;熟練掌握Unix/Linux操作系統(tǒng);熟悉CMOS設(shè)計規(guī)則、物理設(shè)計以及芯片的生產(chǎn)流程與封裝。 【王老師】 資深I(lǐng)C工程師,十幾年集成電路IC設(shè)計經(jīng)驗,精通chip的規(guī)劃、數(shù)字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設(shè)計與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網(wǎng)絡(luò)芯片、手機(jī)芯片等等。 從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設(shè)計, 熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設(shè)計。 【張老師】 從事數(shù)字集成電路設(shè)計10余年,精通CMOS工藝流程、版圖設(shè)計和布局布線,精通VERILOG,VHDL語言, 擅長芯片前端、后端設(shè)計和復(fù)雜項目實施的規(guī)劃管理,其領(lǐng)導(dǎo)開發(fā)的芯片已成功應(yīng)用于數(shù)個國際知名芯片廠商之產(chǎn)品中。豐富的芯片開發(fā)經(jīng)驗,對于現(xiàn)今主流工藝下的同步數(shù)字芯片設(shè)計技術(shù)和流程有良好把握。長期專注于內(nèi)存控制器等產(chǎn)品的研發(fā),擁有數(shù)顆規(guī)模超過百萬門的數(shù)字芯片成功流片經(jīng)驗. ★更多師資力量請見曙海師資團(tuán)隊。 |
|||
![]() |
|||
◆團(tuán)體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個人也優(yōu)惠500元。 | |||
![]() |
|||
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓(xùn)班中重聽; |
|||
![]() |
|||
◆ 本課程實戰(zhàn)演練使用Synopsys公司的DC,PT等工具, ◆ 免費、無保留贈送,教學(xué)過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進(jìn)行芯片的設(shè)計和練習(xí)! |
|||
第一階段 |
|||
|
|||
第二階段 |
|||
1.Floor plan 2.電源規(guī)劃 3.布局、擺放 4.時鐘樹 5.布線 6.RC extraction 7.靜態(tài)時序分析(STA) 8.驗證 1)DRC 2)lvs 3)erc 9.項目實戰(zhàn) 10.數(shù)字后端全流程設(shè)計工具 11.相關(guān)工藝庫文件 |
|||
第三階段 芯片后端全工具鏈、全流程實戰(zhàn)演練 |
|||
項目實戰(zhàn): ARM9芯片后端設(shè)計整個流程項目實戰(zhàn)演練,使用后端的Synopsys公司的DC,PT等工具, 和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強(qiáng)化練習(xí)整個芯片的生成過程。 |
